²úÆ·
²úÆ·¸ÅÊö ÊÕ²Ø
CST92F40
CST92F40 ÊÇÒ»¿îµÍ¹¦ºÄÀ¶ÑÀÎÞÏßÊÕ·¢ÆåÅÆ
CST92F40 ÊÇÒ»¿î¸ß¼¯³É¶ÈµÄµÍ¹¦ºÄÀ¶ÑÀSOC ÆåÅÆ£¬ÊÊÓÃÓڵ͹¦ºÄÀ¶ÑÀºÍרÓÃ2.4 G Ó¦Óó¡¾°¡£Ëü¼æÈÝÀ¶ÑÀLE V5.1 ±ê×¼£¬Ö§³Ö1Mbps Óë2Mbps Á½ÖÖͨÐÅËÙÂÊ¡£ÁíÍâËü¼¯³ÉÁËÒ»¸ö¸ßÐÔÄÜ¡¢µÍ¹¦ºÄµÄÀ¶ÑÀ»ù´øÉ䯵ÊÕ·¢Æ÷£¬Cortex?-M4 Äںˣ¬ÒÔ¼°·á¸»µÄ¹¦ÄÜÍâΧµ¥Ôª£¨ÈçGPIO¡¢UART¡¢ADC¡¢I2S¡¢I2C¡¢DMA¡¢
¶¨Ê±Æ÷µÈ£©£¬Í¬Ê±¼¯³ÉÁ˸ßЧµÄµçÔ´¹ÜÀí¡£ÓÅÒìµÄÌØÐÔʹËü·Ç³£Êʺϵ͹¦ºÄÀ¶ÑÀ¡¢×¨ÓÃ2.4G ϵͳ¡¢HID¡¢Ô˶¯ºÍÐÝÏÐÉ豸¡¢ÊÖ»úÅä¼þ¼°Ïû·Ñµç×Ó²úÆ·µÈ¡£
RF ÊÕ·¢Æ÷
¡ª ½ÓÊÕÁéÃô¶È-97dBm@1Mbps
¡ª ½ÓÊÕÁéÃô¶È-94dBm@2Mbps
¡ª ·¢É书ÂÊ-20~+7dBm
¡ª µ¥¶ËRFIO
¡ª ½ÓÊÕÁéÃô¶È-94dBm@2Mbps
¡ª ·¢É书ÂÊ-20~+7dBm
¡ª µ¥¶ËRFIO
CPU ÄÚºË
¡ª 32 λARM? Cortex? -M4 CPU£¬×î¸ßÖ÷Ƶ64MHz
¡ª 4KB Code Cache
¡ª Ö§³ÖSWD µ÷ÊÔ
¡ª 4KB Code Cache
¡ª Ö§³ÖSWD µ÷ÊÔ
ʱÖÓÄ£¿é
¡ª 32MHz ¾§ÌåÕñµ´Æ÷(HXT)
¡ª ÄÚ²¿32MHz RC Õñµ´Æ÷(HRC)
¡ª ÄÚ²¿32KHz RC Õñµ´Æ÷(LRC)
¡ª ÄÚ²¿32MHz RC Õñµ´Æ÷(HRC)
¡ª ÄÚ²¿32KHz RC Õñµ´Æ÷(LRC)
Áé»îµÄµçÔ´¹ÜÀí
¡ª µçÔ´µçѹ·¶Î§£º1.9V~3.6V
¡ª ¼¯³ÉDCDC Buck ת»»Æ÷
¡ª ½ÓÊÕµçÁ÷5.0mA@with DCDC
¡ª ·¢ÉäµçÁ÷5.0mA@0dBm ·¢É书ÂÊ£¬
with DCDC
¡ª Sleep ģʽµçÁ÷2.9uA @40KB RAM
retention and RC32K on
¡ª Deep Sleep ģʽ1 µçÁ÷1.8uA @40KB
RAM retention
¡ª Deep Sleep ģʽ2 µçÁ÷1.2uA @ RAMµôµç
¡ª ¼¯³ÉDCDC Buck ת»»Æ÷
¡ª ½ÓÊÕµçÁ÷5.0mA@with DCDC
¡ª ·¢ÉäµçÁ÷5.0mA@0dBm ·¢É书ÂÊ£¬
with DCDC
¡ª Sleep ģʽµçÁ÷2.9uA @40KB RAM
retention and RC32K on
¡ª Deep Sleep ģʽ1 µçÁ÷1.8uA @40KB
RAM retention
¡ª Deep Sleep ģʽ2 µçÁ÷1.2uA @ RAMµôµç
Ó¦ÓÃÁìÓò
¡ª ÎïÁªÍøIoT
¼ÒÍ¥×Ô¶¯»¯
´«¸ÐÆ÷ÍøÂç
Â¥Óî×Ô¶¯»¯
¹¤Òµ
¡ª Öǻ۽¡¿µ
¡ª Ò½ÁÆÉ豸
¡ª Ô¶³Ì¿ØÖÆ
¡ª µçÄÔÖܱßÍâÉè
Êó±ê
¼üÅÌ
¼ÒÍ¥×Ô¶¯»¯
´«¸ÐÆ÷ÍøÂç
Â¥Óî×Ô¶¯»¯
¹¤Òµ
¡ª Öǻ۽¡¿µ
¡ª Ò½ÁÆÉ豸
¡ª Ô¶³Ì¿ØÖÆ
¡ª µçÄÔÖܱßÍâÉè
Êó±ê
¼üÅÌ
·â×°
¡ª CST92F40KEV7ER£ºQFN32 MSL1 ¹¤Òµ¼¶·â×°£¨4x4x0.85mm£©
ÔĶÁ¸ü¶à
ÊÕÆð




























